1、基尔霍夫定理的内容是什么?(仕兰微电子)
基尔霍夫电流定律是一个电荷守恒定律,即在一个电路中流入一个节点的电
荷与流出同一个节点的电荷相等.基尔霍夫电压定律是一个能量守恒定律,即在
一个回路中回路电压之和为零.
2、平板电容公式(C=εS/4πkd)。(未知)
3、最基本的如三极管曲线特性。(未知)
4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联
反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,
改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大
器),优缺点,特别是广泛采用差分结构的原因。(未知)
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。
11、画差放的两个输入管。(凹凸)
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出
一个晶体管级的运放电路。(仕兰微电子)
13、用运算放大器组成一个10倍的放大器。(未知)
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),
15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上
电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高
通滤波器,何为低通滤波器。当RC< 路的输出波形图。 16、有源滤波器和无源滤波器的原理及区别(新太硬件) 17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+2sin(2pif3t+90),当 其通过低通、带通、高通滤波器后的信号表示方式。(未知) 18、选择电阻时要考虑什么?(东信笔试题) 19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个 单管你会用P管还是N管,为什么?(仕兰微电子) 20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题) 21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路 结构,简单描述其优缺点。(仕兰微电子) 22、画电流偏置的产生电路,并解释。(凹凸) 23、史密斯特电路,求回差电压。(华为面试题) 24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之 一周期....)(华为面试题) 25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕 兰微电子) 26、VCO是什么,什么参数(压控振荡器)(华为面试题) 27、锁相环有哪几部分组成?(仕兰微电子) 28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知) 29、求锁相环的输出频率,给了一个锁相环的结构图。(未知) 30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不 一一列举。 ,考虑传输线无损耗。给出电源电压波形图,要求绘制终端波形图。(未知) 32、微波电路的匹配电阻。(未知) 33、DAC和ADC的实现各有哪些方法?(仕兰微电子) 34、A/D电路组成、工作原理。(未知) 35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗, 稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所 写做过的东西具体问,肯定会问得很细。 数字电路 1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定 的因果关系。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王 笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来 实现,由于不用 oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电 阻。 6、解释setuptime和holdtime的定义和在时钟信号延迟时的变化。 7、解释setup和holdtimeviolation,画图说明,并说明解决办法。(威 盛VIA2003.11. 06上海笔试试题) time.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一 不能正确地采样到数据,将会出现metastability的情况。如果数据信号在时钟沿 8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子) 9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该 生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔 试) 常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在 0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以 直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。 11、如何解决亚稳态。(飞利浦-大唐笔试) 个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才 能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或 者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器 级联式传播下去。 12、IC设计中同步复位与异步复位的区别。(南山之桥) 13、MOORE与MEELEY状态机的特征。(南山之桥) 14、多时域设计中,如何处理信号跨时域。(南山之桥) -大唐笔试) Delay 17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的 delay,写出决定最大时钟的因素,同时给出表达式。(威盛VIA2003.11.06上海 笔试试题) 18、说说静态、动态时序模拟的优缺点。(威盛VIA2003.11.06上海笔试 试题) 19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。(威盛 VIA2003.11.06上海笔试试题) 20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么, 还问给出输入,使得输出依赖于关键路径。(未知) 21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有 几种(区别,优点),全加器等等。(未知) 22、卡诺图写出逻辑表达使。(威盛VIA2003.11.06上海笔试试题) 23、化简F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 24、pleaseshowtheCMOSinverterschmatic,layoutanditscross sectionwithP-wellprocess.Plotitstransfercurve(Vout-Vin)Andalsoexplain theoperationregionofPMOSandNMOSforeachsegmentofthetransfercurve (威盛笔试题circuitdesign-beijing-03.11.09) 25、TodesignaCMOSinvertorwithbalanceriseandfall time,pleasedefinetherationofchannelwidthofPMOSandNMOSandexplain 26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰 微电子) 27、用mos管搭出一个二输入与非门。(扬智电子笔试) 28、pleasedrawthetransistorlevelschematicofacmos2input ANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge. (lessdelaytime)。(威盛笔试题circuitdesign-beijing-03.11.09) 29、画出NOT,NAND,NOR的符号,真值表,还有transistorlevel的电路。 (Infineon笔试) 30、画出CMOS的图,画出tow-to-onemuxgate。(威盛VIA2003.11.06 上海笔试试题) 31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试) 32、画出Y=A*B+C的cmos电路图。(科广试题) 33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试) 34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子 ) 35、利用4选1实现F(x,y,z)=xz+yz’。(未知) 36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实 际上就是化简)。 37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画 出各点波形。(Infineon笔试) 38、为了实现逻辑(AXORB)OR(CANDD),请选用以下逻辑中的一种 ,并说明为什么?1)INV2)AND3)OR4)NAND5)NOR6)XOR答案:N AND(未知) 39、用与非门等设计全加法器。(华为) 40、给出两个门电路让你分析异同。(华为) 41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子) 42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E 中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有 限制。 43、用波形表示D触发器的功能。(扬智电子笔试) 44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试) 45、用逻辑们画出D触发器。(威盛VIA2003.11.06上海笔试试题) 46、画出DFF的结构图,用verilog实现之。(威盛) 47、画出一种CMOS的D锁存器的电路图和版图。(未知) 48、D触发器和D锁存器的区别。(新太硬件面试) 49、简述latch和filp-flop的异同。(未知) 50、LATCH和DFF的概念和区别。(未知) 51、latch与register的区别,为什么现在多用register.行为级描述中 latch如何产生的。(南山之桥) 52、用D触发器做个二分颦的电路.又问什么是状态图。(华为) 53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试) 54、怎样用D触发器、与或非门组成二分频电路?(东信笔试) 55、Howmanyflip-flopcircuitsareneededtodivideby16 (Intel)16分频? 56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和 current-stage,输出 carryout和next-stage.(未知) 57、用D触发器做个4进制的计数。(华为) 58、实现N位JohnsonCounter,N=5。(南山之桥) 59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制 的呢?(仕兰微电子) 60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知) 61、BLOCKINGNONBLOCKING赋值的区别。(南山之桥) 62、写异步D触发器的verilogmodule。(扬智电子笔试) moduledff8(clk,reset,d,q); inputclk; inputreset; input[7:0]d; output[7:0]q; reg[7:0]q; always@(posedgeclkorposedgereset) if(reset) q<=0; else q<=d; endmodule 63、用D触发器实现2倍分频的Verilog描述?(汉王笔试) moduledivide2(clk,clk_o,reset); inputclk,reset; outputclk_o; wirein; regout; out<=0; out<=in; assignin=~out; assignclk_o=out; 64、可编程逻辑器件在现代电子设计中越来越重要,请问:a)你所知道的 可编程逻辑器件有哪些?b)试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试) PAL,PLD,CPLD,FPGA。 inputd; outputq; regq; 65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子) 66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知) 67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知) 68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差, 很容易误解的)。(威盛VIA2003.11.06上海笔试试题) 69、描述一个交通信号灯的设计。(仕兰微电子) 70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子 71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确 的找回钱数。(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计 的要求。 72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考 虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要 求;(3)设计工程中可使用的工具及设计大致过程。(未知) 73、画出可以检测10010串的状态图,并verilog实现之。(威盛) 74、用FSM实现101101的序列检测模块。(南山之桥) a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。例 如a:00011001 10110100100110 b:0000000000100100000000 请画出statemachine;请用RTL描述其statemachine。(未知) 75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。 (飞利浦-大唐笔试) 76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利 浦-大唐笔试) 77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能: y=lnx,其中,x为4位二进制整数输入信号。y为二进制小数输出,要求保留两位 小数。电源电压为3~5v假设公司接到该项目后,交由你来负责该产品的设计, 试讨论该产品的设计全程。(仕兰微电子) 78、sram,falshmemory,及dram的区别?(新太硬件面试) 79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯 毛官205页图9-14b),问你有什么办法提高refreshtime,总共有5个问题,记 不起来了。(降低温度,增大电容存储容量)(Infineon笔试) 80、PleasedrawschematicofacommonSRAMcellwith6 transistors,pointoutwhichnodescanstoredataandwhichnodeiswordlinecontrol(威盛笔试题circuitdesign-beijing-03.11.09) 81、名词:sram,ssram,sdram 名词IRQ,BIOS,USB,VHDL,SDR IRQ:InterruptReQuest BIOS:BasicInputOutputSystem USB:UniversalSerialBus VHDL:VHICHardwareDescriptionLanguage SDR:SingleDataRate 压控振荡器的英文缩写(VCO)。 动态随机存储器的英文缩写(DRAM)。 名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、 pipelineIRQ,BIOS, USB,VHDL,VLSIVCO(压控振荡器)RAM(动态随机存储器),FIRIIRDFT( 离散傅立叶变换 )或者是中文的,比如:a.量化误差b.直方图c.白平衡 ____________________________________________________________ IC设计基础(流程、工艺、版图、器件) 1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一 C、CISC、DSP、ASIC、FPGA等的概念)。(仕兰微面试题目) 2、FPGA和ASIC的概念,他们的区别。(未知) 答案:FPGA是可编程ASIC。 ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制 造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定 制,半定制集成电路。与门阵列等其它ASIC(ApplicationSpecificIC)相比,它们 又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、 质量稳定以及可实时在线检验等优点 3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目) 4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目) 5、描述你对集成电路设计流程的认识。(仕兰微面试题目) 6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目) 7、IC设计前端到后端的流程和eda工具。(未知) 8、从RTLsynthesis到tapeout之间的设计flow,并列出其中各步使用的 tool.(未知) 9、Asic的designflow。(威盛VIA2003.11.06上海笔试试题) 10、写出asic前期设计的流程和相应的工具。(威盛) 先介绍下IC开发流程: 1.)代码输入(designinput) 用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码 语言输入工具:SUMMITVISUALHDL MENTORRENIOR 图形输入:composer(cadence); viewlogic(viewdraw) 2.)电路仿真(circuitsimulation) 将vhd代码进行先前逻辑仿真,验证功能描述是否正确 数字电路仿真工具: Verolog:CADENCEVerolig-XL SYNOPSYSVCS MENTORModle-sim VHDL:CADENCENC-vhdl SYNOPSYSVSS 模拟电路仿真工具: ***ANTIHSpicepspice,spectremicromicrowave:eesoft:hp 3.)逻辑综合(synthesistools) 逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路 ;将初级仿真 中所没有考虑的门沿(gatesdelay)反标到生成的门级网表中,返回电路 仿真阶段进行再 仿真。最终仿真结果生成的网表称为物理网表。 12、请简述一下设计后端的整个流程?(仕兰微面试题目) 13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需 要哪些基本元素?(仕兰微面试题目) 14、描述你对集成电路工艺的认识。(仕兰微面试题目) 15、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么?( 仕兰微面试题目) 16、请描述一下国内的工艺现状。(仕兰微面试题目) 17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目) 18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题 目) 19、解释latch-up现象和Antennaeffect和其预防措施.(未知) 20、什么叫Latchup(科广试题) 21、什么叫窄沟效应(科广试题) 22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差别?(仕兰微面试题目) 23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么 要求?(仕兰微面试题目) 24、画出CMOS晶体管的CROSS-OVER图(应该是纵剖面图),给出所有可能 的传输特性和转移特性。(Infineon笔试试题) 25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。(科广 26、Pleaseexplainhowwedescribetheresistancein semiconductor.Comparetheresistanceofametal,polyanddiffusionintranditionalCMOSprocess.(威盛笔试题circuitdesign-beijing-03.11.09) 27、说明mos一半工作在什么区。(凹凸的题目和面试) 28、画p-bulk的nmos截面图。(凹凸的题目和面试) 29、写schematicnote(?),越多越好。(凹凸的题目和面试) 30、寄生效应在ic设计中怎样加以克服和利用。(未知) 31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微 电子物理,公式推导太罗索,除非面试出题的是个老学究。IC设计的话需要熟悉 的软件:Cadence,Synopsys,Avant,UNIX当然也要大概会操作。 32、unix命令cp-r,rm,uname。(扬智电子笔试) 单片机、MCU、计算机原理 1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流 流向和控制流流 向。简述单片机应用系统的设计原则。(仕兰微面试题目) 2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的 P2.5,P2.4和P2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠 地址?根据是什么?若有,则写出每片2716的重叠地址范围。 3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。 (仕兰微面试题目) 4、PCI总线的含义是什么?PCI总线的主要特点是什么? 5、中断的概念?简述中断的过程。(仕兰微面试题目) 6、如单片机中断几个/类型,编中断程序注意什么问题;(未知) 7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成 。简单原理如下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设置,直接与P1口相连(开关拨到下方时 为"0",拨到上方时为"1",组成一个八位二进制数N),要求占空比为N/256。(仕兰微面试题目) 下面程序用计数法来实现这一功能,请将空余部分添完整。 MOVP1,#0FFH LOOP1:MOVR4,#0FFH -------- MOVR3,#00H LOOP2:MOVA,P1 SUBBA,R3 JNZSKP1 SKP1:MOVC,70H MOVP3.4,C ACALLDELAY:此延时子程序略 AJMPLOOP1 8、单片机上电后没有运转,首先要检查什么?(东信笔试题) 9、WhatisPCChipset(扬智电子笔试) 芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不 同,通常分为北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存 的类型和最大容量ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KB C(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持。其中北桥芯 片起着主导性的作用,也称为主桥(HostBridge)。 除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构 发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接 口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带 宽,达到了266MB/s。 10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之 类的问题。(未知) 11、计算机的基本组成部分及其各自的作用。(东信笔试题) 12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数 据接口、控制接口、所存器/缓冲器)。(汉王笔试) 13、cache的主要部分什么的。(威盛VIA2003.11.06上海笔试试题) 14、同步异步传输的差异(未知) 15、串行通信与同步通信异同,特点,比较。(华为面试题) 16、RS232c高电平脉冲对应的TTL逻辑是(负逻辑)(华为面试题) 信号与系统 1、的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的 采样频率应为多大?若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储 一秒钟的信号数据量有多大?(仕兰微面试题目) 2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题) 3、如果模拟信号的带宽为5khz,要用8K的采样率,怎么办?lucent)两路? 4、信号与系统:在时域与频域关系。(华为面试题) 5、给出时域信号,求其直流分量。(未知) 6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级 数;(3)当波形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波 后的输出波形。(未知) 7、sketch连续正弦信号和连续矩形波(都有图)的傅立叶变换。 (Infineon笔试试题) 8、拉氏变换和傅立叶变换的表达式及联系。(新太硬件面题) DSP、嵌入式、软件等 1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析 ;如果没有,也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题目) 2、数字滤波器的分类和结构特点。(仕兰微面试题目) 3、IIR,FIR滤波器的异同。(新太硬件面题) 4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1) +b*δ(n)a.求h(n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的 差分方程;(未知) 5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结 构图。(信威dsp软件面试题) 6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件 面试题) 7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题) 8、请写出【-8,7】的二进制补码,和二进制偏置码。用Q15表示出0.5和 -0.5.(信威dsp软件面试题) 9、DSP的结构(哈佛结构);(未知) 10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系统方面偏CS方向了,在CS篇里面讲了;(未知) 11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设 计你的测试项目? 12、某程序在一个嵌入式系统(200MCPU,50MSDRAM)中已经最优化了, 换到零一个系统(300MCPU,50MSDRAM)中是否还需要优化?(Intel) 13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面 试题目) 14、说出OSI七层网络协议中的四层(任意四层)。(仕兰微面试题目) 15、A)(仕兰微面试题目) #include voidtestf(int*p) { *p+=1; } main() int*n,m[2]; n=m; m[0]=1; m[1]=8; testf(n); printf("Datavalueis%d",*n); ------------------------------ B) voidtestf(int**p) {int*n,m[2]; testf(&n); printf(Datavalueis%d",*n); 下面的结果是程序A还是程序B的? Datavalueis8 那么另一段程序的结果是什么? 16、那种排序方法最快(华为面试题) 17、写出两个排序算法,问哪个好?(威盛) 18、编一个简单的求n!的程序。(Infineon笔试试题) 19、用一种编程语言写n!的算法。(威盛VIA2003.11.06上海笔试试题) 20、用C语言写一个递归算法求N!;(华为面试题) 21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题) 22、防火墙是怎么实现的?(华为面试题) 23、你对哪方面编程熟悉?(华为面试题) 24、冒泡排序的原理。(新太硬件面题) 25、操作系统的功能。(新太硬件面题) 26、学过的计算机语言及开发的系统。(新太硬件面题) 27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样 .羊的数目和正方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛) 28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt)(威 盛VIA2003.11.0 6上海笔试试题) 29、用C语言写一段控制手机中马达振子的驱动程序。(威胜) 30、用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知) 31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地 址存放在低端地址还是高端。(未知) 32、一些DOS命令,如显示文件,拷贝,删除。(未知) 33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无 法产生任何对象实例。(IBM) 34、Whatispre-emption(Intel) 35、Whatisthestateofaprocessifaresourceisnot available(Intel) 36、三个floata,b,c;问值(a+b)+c==(b+a)+c,(a+b)+c==(a+c)+b。 (Intel) 37、把一个链表反向填空。(lucent) 38、x^4+a*x^3+x^2+c*x+d最少需要做几次乘法?(Dephi) 主观题 1、你认为你从事研发工作有哪些特点?(仕兰微面试题目) 2、说出你的最大弱点及改进方法。(威盛VIA2003.11.06上海笔试试题) 3、说出你的理想。说出你想达到的目标。题目是英文出的,要用英文回答。 (威盛VIA2003.11.06上海笔试试题) 4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网 络通信、图象语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现 电路功能、用ASIC设计技术设计电路(包括MCU、DSP本身)、电路功能模块 设计(包括模拟电路和数字电路)、集成电路后端设计(主要是指综合及自动布 局布线技术)、集成电路设计与工艺接口的研究.你希望从事哪方面的研究? 经历)。(仕兰微面试题目) 5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪 些方面的知识?(仕兰微面试题目) 6、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL) 进行设计(包括原理图和PCB图)到调试出样机的整个过程。在各环节应注意 哪些问题?电源的稳定,电容的选取,以及布局的大小。(汉王笔试)共同的 1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责, 把简历上的东西搞明白; 2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就 要投其所好,尽量介绍其所关心的东西。 3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所